



Engenharia Elétr. Engenharia da Computação – BH CEFET-MG

- Sistemas Digitais –



Prof. a Mara C. S. Coelho / Prof. Júlio C. G. Justino

Exercícios de fixação: Circuitos Sequenciais

## Estudo dirigido: Introdução aos circuitos sequenciais: Latchs e Flip-Flops

## Referências:

- · Livro do Idoeta (capítulo 6)
- Livro do Tocci (capitulo 5)

. Latch NAND- Monte a tabela verdade detalhada (de transição de estados) do laço com portas NAND



| resumo | Saidas |   | Entradas |   |    |
|--------|--------|---|----------|---|----|
|        | Q      | Q | Qa       | R | S  |
|        |        |   | 0        | 0 | 0, |
|        |        |   | 1        | 0 | 0  |
|        |        |   | 0        | 1 | 0  |
|        |        |   | 1        | 1 | 0  |
|        |        |   | 0        |   | 1  |
|        |        |   | 1        |   | 1  |
|        |        |   | 0        | 1 | :  |
|        |        |   | 1        | 1 | 1  |

Obs. Note que em circuitos sequenciais, o estado anterior (no caso, Qa) é uma das entradas na Tabela Verdade. Isto porque o circuito está realimentado, ou seja, a saída está conectada a entrada.



- Mostre como implementar um detector de borda de descida usando portas NOT e AND. Explique o circuito e mostre a forma de onda das entradas e saídas.
- B) O arranjo Mestre-escravo permite que os latchs fiquem síncronos. Mostre o funcionamento do circuito abaixo através do preenchimento da carta de tempo.



Usando a metado mestre-escrarea, o flip-flop detector de larda de descida utilizar um lotal ram a entrada CLOCK halilitada e um lotal com a entrada CLOCK desalulitada, os dais em coscota.

A solda e transicionada pela cliscida da (LOCK, como podemos sur ma carta da tempo.

